台灣大學證實,日前申請增設重點科技學院已獲准,學院將設立積體電路設計與自動化、元件材料與異質整合、奈米工程與科學3個學程,第一屆已經在招生,預計今年11月初放榜。台大重點科技學院主要與 #台積電、#聯發科、#力積電 和 #鈺創 4大半導體大廠合作育才...⬇️⬇️⬇️
同時也有1部Youtube影片,追蹤數超過852的網紅鄭麗君,也在其Youtube影片中提到,針對海研五號觸礁原因,目前都在航港局調查中,鄭麗君表示,海研五號具有水密隔艙設計,如果發揮感應器自動化功能可能避免沈船,就算在最嚴重情況也可能延遲沉沒時間而增加逃生機會;沒人願意看見沈船悲劇,也尊重專業調查,但鄭麗君提醒科技部,相關問題不能用「尊重專業」迴避課責,請科技部在預算審議且在法律範圍內以科...
積體電路設計 在 期股不倒翁 翁士峻 Facebook 的精選貼文
半導體矽智財
26日權王台積電傳「漲聲」,然而IC設計族群卻「兩樣情」,外資示警IC設計業者毛利率恐受到衝擊,惟矽智財(IP)則可望受惠,由於IP廠以晶圓價格計算權利金收入,營運將同步受惠晶圓代工調漲。
矽智財(Silicon Intellectual Property),通常被用於滿足特定的規格,是可以經過事前設計、定義以及驗證重複使用的功能區塊。由於其晶片具有特定功能的積體電路設計技術,同時具備模組化的特性,也因為其有效性經過驗證並且能夠被重複使用,因此,當相關廠商以矽智財作為基礎設計,就可以從既有的資料庫當中,尋找出其他相對應的矽智財進一步結合,這樣不僅可以組成具備複雜功能的IC外,也能縮短新產品設計所需要的時間。
矽智財就是在IC設計的過程中,必須使用到且能簡化設計流程的智慧財產權,扮演的角色極為重要。矽智財公司主要營收來源大約可分為三個部分,分別為前期的授權費用、當產品正式銷售後支付一定比例的權利金以及其他費用,其產業進入門檻相對較高,通常矽智財公司都能有較高的毛利率。
台股的矽智財族群擁有市場最高本益比,在大多頭環境中,爆發力會相當驚人,相關個股大致上可分為台積電集團、聯電集團以及力晶集團等。
積體電路設計 在 科技產業資訊室 Facebook 的精選貼文
論鴻海集團布局半導體事業的突破與縱深
鴻海集團近年來在切入半導體市場確實已有所成效,且部分透過入股、收購方式,此捷徑更是可縮短鴻海集團進入半導體的時間,畢竟現階段各國都在瘋搶半導體資源,能及早整合自家優勢來對外取得半導體優質資產與人才,更將有助於鴻海集團在終端市場各領域布局的速度,尤其是半導體幾乎已成為未來新興科技領域無可取代的關鍵核心。
現階段盤點鴻海集團在半導體事業的經營,則包括積體電路設計業的天鈺、半導體封測的訊芯-KY、半導體設備的京鼎、功率半導體的國翰,其中國翰是鴻海與國巨於2021年第三季共同成立....
積體電路設計 在 鄭麗君 Youtube 的精選貼文
針對海研五號觸礁原因,目前都在航港局調查中,鄭麗君表示,海研五號具有水密隔艙設計,如果發揮感應器自動化功能可能避免沈船,就算在最嚴重情況也可能延遲沉沒時間而增加逃生機會;沒人願意看見沈船悲劇,也尊重專業調查,但鄭麗君提醒科技部,相關問題不能用「尊重專業」迴避課責,請科技部在預算審議且在法律範圍內以科學專業態度,明確地解釋海研五號事故調查的進度。
鄭麗君指出,海研五號事故對海洋中心年度工作計畫的全面衝擊,顯示了「海洋中心」的不足,我國唯一國家級海洋專門研究單位的業務卻都只環繞在實驗室、實驗船與實驗網的運作,這些固然重要,但海洋研究的豐富性卻遠多於此;若要達到海洋中心的主要任務,勢必得把海洋政策、海洋法、海洋資源開發、海洋保育等研究能量與各大專院校整合;另外「水下文化資產保護條例」雖歸屬在文化部,但文化部可能缺乏專業能量而無法保護文化資產,此時科技部所屬的海洋中心就能妥善協助文化部進行評估。
目前我國對於半導體赴中國投資的審查規範中,是在大陸地區投資晶圓鑄造廠積體電路設計積體電路封裝積體電路測試與液晶顯示器面板廠關鍵技術審查及監督作業要點。以聯電的申請案,目前聯電最新製程為南科12吋廠的28奈米,而到中國參股的12吋廠使用的是40與55奈米,雖是成熟技術,但半導體業的現象是尺寸的推進不固定、製成推進較規律;比12吋更先進的18吋晶圓廠,廠商也得在明年底才進入風險生產階段,因此貿然將40與55奈米當成落後28奈米一個世代以上,其實有極高的風險。台灣的半導體廠商到中國投資,科技部也是關鍵技術小組的成員,請部長好好為台灣的科技業把關。
(備註:民進黨執政時為開放八吋晶圓到中國投資,所制定的「晶圓廠赴大陸投資有效管理機制」中,其管理套案由當時的國科會辦理者,包括「配合大陸投資政策, 強化設備出口管制措施」、「政府機構研發成果及科專計畫之管制」、「對附屬於管制出口設備之智慧財產權輸出,須經主管機關許可」、「大陸投資案件之技術移轉, 須經專案審查」、「督促民間企業實施忠誠條款及保密協定並有效管制電子郵件外流」、「研議訂定國家科技保護專法」、「適當管制高科技人才外流」、「半導體產業輔導措施」等)
積體電路設計 在 [評價] 109-1 闕志達積體電路設計- 看板NTUcourse 的美食出口停車場
※ 本文是否可提供臺大同學轉作其他非營利用途?(須保留原作者 ID)
(是/否/其他條件):是
哪一學年度修課:
109-1
ψ 授課教師 (若為多人合授請寫開課教師,以方便收錄)
闕志達
λ 開課系所與授課對象 (是否為必修或通識課 / 內容是否與某些背景相關)
電機系 (乙)類複選必修
δ 課程大概內容
Chapter 1 Introduction to CMOS
Chapter 2 Devices and Layouts
Chapter 3 Delay (Speed)
Chapter 4 Power
Chapter 5 Wires (Interconnect)
Chapter 6 Gates
Chapter 7 Sequencing (Sequential Circuits Design)
Chapter 8 Datapaths
Chapter 9 Memories
Chapter 10 Power/Clock Distribution, IO, and Packaging
Ω 私心推薦指數(以五分計) ★★★★★
★★★★
η 上課用書(影印講義或是指定教科書)
N. H. E. Weste and D. Harris, CMOS VLSI Design, 4th Ed., 2011.
以投影片為主,準備考試時如果有看不懂的地方可以再參考課本
μ 上課方式(投影片、團體討論、老師教學風格)
老師每週上課前會寄一篇IC領域相關的文章(中文的)給大家
上課一開始會先幫大家複習並抽問前一週相關內容跟文章的內容,大概一週
會點三位,有舉手答對就可以加分。
上課時以投影片為主,偶爾以板書輔助,大部分有寫板書的部分都是重點XD
σ 評分方式(給分甜嗎?是紮實分?)
期中考 30%
期末考 30%
作業 10% * 4
Loading不重,作業有適當的跟同學討論都可以蠻快就寫完,而且最後會做
調分(只是調分幅度未知)
ρ 考題型式、作業方式
作業一:一些蠻基本的習題
作業二:一些基本習題+辨認layout並轉換成一般的電路圖
作業三、四:
這門課的重頭戲,似乎每年都是不同的題目,不過都是要自己設計gate-
level的電路並寫成verilog,不過有跟同學討論難度應該都不會太高。
作業四有其中30%是performance的分數,要同時考慮面積和電路運作的
時間,不過助教有特別提醒它只佔學期成績的3%,有多的時間再花在它
身上XDD
考試:
系產的考古題+作業是一定要看熟的,那可以幫你拿到期中八成和期末約
四到五成的分數。期中考的範圍比較小所以分數算蠻好掌握,不過期末
考的範圍包山包海,如果老師上課有強調的地方沒聽到大概會比較吃力。
ω 其它(是否注重出席率?如果為外系選修,需先有什麼基礎較好嗎?老師個性?
加簽習慣?嚴禁遲到等…)
不看出席率,不過有舉手回答有加分就是了
需要先修過交換電路與邏輯設計、電子學(二)
(或是知道邏輯閘、register和其他的邏輯元件跟一切它們的原理)
Ψ 總結
這算是數位ICS的入門課,有講述各種晶片設計比較底層的部分,還會告訴你
不少設計電路所需的觀念。
不過因為這門課比較偏理論,想要真正接觸數位IC的設計流程可以選擇繼續
修下學期的積體電路設計實驗(只是超早就額滿了)。
--
※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 1.163.100.177 (臺灣)
※ 文章網址: https://www.ptt.cc/bbs/NTUcourse/M.1611420684.A.165.html
... <看更多>